NOTICE توجه: این یک موضوع قدیمی است که آخرین پست ارسالی آن مربوط به 2175 روز قبل است . لطفا فقط پاسخ ها ، سوالات و درخواست های 100 درصد مرتبط را به آن ارسال کنید و برای درخواست ها و سوالات جدید موضوع جدیدی را ایجاد کنید
نمایش نتایج: از 1 به 4 از 4

موضوع: دسترسی چندین ماژول به یک محل از حافظه در Verilog

  1. #1
    مدیر انجمن
    تاریخ عضویت
    Dec 2009
    نام
    غلامحسن منصوری
    نوشته ها
    359
    تشکر
    408
    تشکر شده 796 بار در 248 پست

    Icon17 دسترسی چندین ماژول به یک محل از حافظه در Verilog

    سلام خدمت دوستان و علاقمندان FPGA
    من تازه کار هستم و براي يک پروژه از FPGA استفاده ميکنم. در اين پروژه يک حافظه 64 بيتي دارم که براي ذخيره وضعيت 64 فلگ (Flag) استفاده کرده ام. همونطور که مي دونيم حافظه هاي آماده FPGA دو پورت دارند در نتيجه در آن واحد دو ماژول ميتونند به اون بلاک حافظه دسترسي داشته باشند. ولي در اين پروژه لازمه که همه ماژولها بتوانند همزمان مقادير فلگ ها رو بخونند و دو تا ماژول هستند که مي توانند فلگها رو ست يا ريست کنند.
    آيا راه حلي براي اين مساله وجود داره؟؟
    از اينکه وقت گذاشته و پاسخ مي دهيد متشکرم

  2. # ADS
    Circuit advertisement
    تاریخ عضویت
    Always
    نام
    Advertising world
    نوشته ها
    Many
     

  3. #2
    مدیر انجمن
    تاریخ عضویت
    Dec 2009
    نام
    غلامحسن منصوری
    نوشته ها
    359
    تشکر
    408
    تشکر شده 796 بار در 248 پست

    پیش فرض

    تازگی ها در ایران میکرو فعالیت ها خیلی کم شده. خصوصا در fpga
    خاک مرده پاشیدن اینجا؟

  4. #3
    کاربر فعال yusef110 آواتار ها
    تاریخ عضویت
    Mar 2011
    نوشته ها
    107
    تشکر
    87
    تشکر شده 62 بار در 40 پست

    پیش فرض

    به خاطر امتحاناته دوباره راه میفته .

  5. #4
    عضو جدید Dr.hardware آواتار ها
    تاریخ عضویت
    Oct 2013
    نوشته ها
    5
    تشکر
    1
    تشکر شده 6 بار در 3 پست

    پیش فرض

    نقل قول نوشته اصلی توسط mansoory نمایش پست ها
    سلام خدمت دوستان و علاقمندان FPGA
    من تازه کار هستم و براي يک پروژه از FPGA استفاده ميکنم. در اين پروژه يک حافظه 64 بيتي دارم که براي ذخيره وضعيت 64 فلگ (Flag) استفاده کرده ام. همونطور که مي دونيم حافظه هاي آماده FPGA دو پورت دارند در نتيجه در آن واحد دو ماژول ميتونند به اون بلاک حافظه دسترسي داشته باشند. ولي در اين پروژه لازمه که همه ماژولها بتوانند همزمان مقادير فلگ ها رو بخونند و دو تا ماژول هستند که مي توانند فلگها رو ست يا ريست کنند.
    آيا راه حلي براي اين مساله وجود داره؟؟
    از اينکه وقت گذاشته و پاسخ مي دهيد متشکرم
    سلام
    چرا دیتای flag رو داخل رجیستر نمیریزید تا همه ماژول ها بتونند اونو بخونند؟

  6. تشکرها از این نوشته :


موضوعات مشابه

  1. کلیپ سی ان سی جناب باستانی
    توسط zakariya moradi در انجمن سیستم های ریاتیک و CNC
    پاسخ: 0
    آخرين نوشته: 27-03-2013, 02:02
  2. VHDL to Verilog and Verilog to VHDL Converter
    توسط alnz در انجمن پرسش و پاسخ (نرم افزارهای تخصصی)
    پاسخ: 0
    آخرين نوشته: 26-02-2010, 15:17
  3. دسترسی به تمامی تلفنهای 118 از طریق اینترنت
    توسط arsalan681 در انجمن ترفندهای کامپیوتری/معرفی نرم افزار های مفید
    پاسخ: 1
    آخرين نوشته: 11-01-2010, 14:27

مجوز های ارسال و ویرایش

  • شما نمیتوانید موضوع جدیدی ارسال کنید
  • شما امکان ارسال پاسخ را ندارید
  • شما نمیتوانید فایل پیوست کنید.
  • شما نمیتوانید پست های خود را ویرایش کنید
  •